даваемого на вход Хо ниже или выше Uon, приводит к перераспределению постоянного тока 1э, заданного токостабилизирующим резистором R,. между транзисторами VTt и VT2. При этом транзисторы не попадают в режим насыщения, следовательно, в ключе принципиально отсутствует интервал рассасывания их неосновных носителей. Таким образом, особенность БЛЭ ЭСЛ заключается в постоянстве потребляемого тока, независимо от выходного сигнала ключа. Этот фактор выгодно отличает БЛЭ ЭСЛ от БЛЭ ТТЛ, в котором в момент переключения ток, потребляемый элементом, резко возрастает, создавая внутренние помехи, ухудшающие помехозащищенность цифрового устройства. Быстродействие такого ключа весьма велико, так как, во-первых, транзисторы принципиально не заходят в область насыщения, а, во- вторых, логический перепад напряжений между значениями логического нуля и логической единицы мал. Последнее реализовано выбором малых сопротивлений резисторов R*; и схемы, что крайне полезно с точки зрения уменьшения постоянной времени перезаряда выходной ёмкости транзистора. Следует отметить, что схемотехнически токовый ключ (рисунок 3.13) повторяет схему дифференциального усилителя постоянного тока. Выходное напряжение, снимаемое с выходов Y, и У0 всегда больше Uori, так как транзисторы VT! и VT2 ргіботают в ненасыщенном режиме. Поэтому последовательное включение нескольких таких ключей невозможно. Для этого необходим согласующий каскад. В качестве такого согласующего каскада используются схемы эмитгер- ных повторителей, включенных между выходами токового ключа и выходами элемента. Схема логического элемента ЭСЛ 500-й серии представлена на рисунке 3.14.
RkJQdWJsaXNoZXIy MTExODQxMg==