щ - время задержки цифровых элементов в схеме управления и срабатывания триггера; tc6 - время, необходимое для сброса ЦАП в исходное состояние, включая время, необходимое для синхронизации с началом такта. 12.3 АЦП параллельного типа АЦП параллельного типа работает по более простому принципу. Все разряды выходного кода вычисляются в них одновременно (параллельно), поэтому они гораздо быстрее, чем последовательные АЦП. Правда, они требуют применения большого количества компараторов (2п-1), что вызывает чисто технологические трудности при большом количестве разрядов (например, при 12-разрядном АЦП требуется 4095 компараторов). Схема такого АЦП (рисунок 12.4) включает в себя резистивный делитель из 2П одинаковых резисторов, который делит опорное напряжение на (2“-1) уровней. Входное напряжение сравнивается с помощью компараторов с уровнями, формируемыми делителем напряжения. Выходные сигналы компараторов с помощью шифратора преобразуются в п- разрядный двоичный код. Шифратор выдает на выход номер последнего из сработавших (то есть выдавших сигнал логической единицы) компараторов. Например, в случае 3-разрядного АЦП (на рисунке 6) при величине входного напряжения от 0 до 1/8 опорного напряжения выходной код будет 000, при входном напряжении от 1/8 до 2/8 опорного напряжения сработает первый компаратор, что даст выходной код 001, при входном напряжении от 2/8 до 3/8 опорного напряжения сработают компараторы 1 и 2, что даст выходной код 010, и т.д. Процесс преобразования происходит в параллельном АЦП очень быстро, поэтому частота преобразования может достигать сотен мегагерц.
RkJQdWJsaXNoZXIy MTExODQxMg==