Микропроцессорные средства и системы управления: учебное пособие / А. В. Мануковский, А. Ж. Саринова.

43 . О сновные узлы типичного 8 -разрндного центрального процессора: A) АЛУ, регистр временного хранения, аккумулятор, счётчик команд, регистр команд, регистр указателя стека, дешифратор команд, устройство управления и синхронизации B) АЛУ, регистр состояния, аккумулятор, буфер/защёлка адреса, регистр команд, дешифратор команд C) АЛУ, регистр сдвига, регистр временного хранения, счётчик команд, регистр команд, дешифратор команд, устройство управления и синхронизации D) АЛУ, регистр временного хранения, сумматор, аккумулятор, счётчик команд, регисгр команд, устройство управления и синхронизации E) Регистр временного хранения, устройство сдвига, сумматор, аккумулятор, счётчик команд, регистр команд, буфер шины данных 44. Основные узлы арифметико-логического устройства типичного 8-разрядного процессора: A) Сумматор, устройство сдвига, регистр состояния B) Сумматор, устройство сдвига, регистр временного хранения C) Сумматор, регистр временного хранения, регистр состояния D) Сумматор, аккумулятор, регистр состояния E) Сумматор, устройство сдвига, аккумулятор 45. Схема организации памяти простого компьютера включает: A) Шину адреса и шину данных микропроцессора, дешифратор адреса, шину управления микропроцессора (RD, WR, MREQ), микросхемы ОЗУ (линии адреса, данных, ОЕ, WR, CS), микросхемы ПЗУ (линии адреса, данных, ОЕ, CS) B) Младшие линии адреса и линии данных микропроцессора, дешифратор адреса, шину управления микропроцессора (RD, RFSH, BUSRQ), микросхемы ОЗУ (линии адреса, данных, ОЕ, WR, CS), микросхемы ПЗУ (линии адреса, данных, ОЕ, CS) C) Старшие линии адреса и младшие линии данных микропроцессора, дешифратор адреса, шину управления микропроцессора (WR, MREQ, ОЕ), микросхемы ОЗУ (линии адреса, данных, ОЕ, CS), микросхемы ПЗУ (линии адреса, данных, RFSH, CS, WR)

RkJQdWJsaXNoZXIy MTExODQxMg==