Рисунок 6.13 - Схема простейшего триггера на схемах "ИЛИ". Входы R и S прямые (активный уровень Т ) Так как триггер при построении его на различных элементах работает одинаково, то его изображение на принципиальных схемах тоже одинаково. Изображение простейшего триггера на принципиальных схемах приведено на рисунке 6.14. S Т — R Q — Q - Рисунок 6.14 - Обозначение простейшего триггера на принципиальных схемах Схема триггера позволяет запоминать состояние логической схемы, но так как в начальный момент времени может возникать переходный процесс (в цифровых схемах этот процесс называется опасные гонки), то запоминать состояния логической схемы нужно только в определённые моменты времени, когда все переходные процессы закончены. То есть цифровые схемы требуют синхросигнала. Все переходные процессы должны закончиться за время периода синхросигнала. Для таких цифровых схем требуются синхронные триггеры. Схема синхронного триггера приведена на рисунке 6.15, а обозначение на принципиальных схемах на рисунке 6.16.
RkJQdWJsaXNoZXIy MTExODQxMg==